Epson stellt seinen neuen Simple LCDC Display-Controller für verschiedene Anwendungen vor

München, 13.08.2014.

Die Epson Europe Electronics GmbH hat begonnen Muster ihrer neuen Simple LCDC LCD-Controller auszuliefern.
 

Die Epson Europe Electronics GmbH hat begonnen Muster ihrer neuen Simple LCDC LCD-Controller auszuliefern. Bild: EPSON Europe Electronics GmbH

Die Simple LCDC Serie bietet grundlegende Funktionen eines LCD-Controllers auf Basis einer kostengünstigen, Low-Power-Single-Chip-Lösung an. Diese Display-Controller sind für TFT LCD Panels mit einer Auflösung von QVGA bis zu WVGA einsetzbar. Zielmärkte für die neuen LD Controller sind Anwendungen in der Automatisierungstechnik, medizinische Instrumente, Messgeräte aller Art sowie Bürogeräte wie Drucker und Multifunktionsgeräte.

Folgende neue Simple LCD Controller werden vorgestellt:

S1D13L01:

384K Byte embedded SRAM. Das CPU-Interface unterstützt einen direkten/indirekten 8/16-Bit-Bus oder alternativ eine SPI Schnittstelle.

Der eingebaute Framebuffer ermöglicht bei einem Layer eine Auflösung von WQVGA mit bis zu 480x272 bei 24bpp oder 800x480 bei 8bpp. Bei einer Farbtiefe von 16bpp werden 2 Layer mit bis zu 480x272 Pixeln unterstützt.

Unterstützte Displayfunktionen sind 2 Layer-Overlay, Transparenz, Alpha-Blending, Layer spezifische Gamma-Korrektur per Look up Tabelle sowie 90°/180 Rotation der Layer.

S1D13L02:

1024K Byte embedded SRAM. Das CPU-Interface unterstützt einen indirekten 16-Bit-Bus.

Der eingebaute Displaybuffer ermöglicht bei einem Layer die Unterstützung von WVGA mit bis zu 800x480 bei 16bpp.

Unterstütztes Displayfunktion ist eine Pixelverdopplung welche eine einfache Migration zu größeren Panelgrößen wie zum Beispiel von QVGA zu VGA unter der Nutzung von bestehenden Bilddaten ermöglicht. Zusätzlich werden bis zu 3 Bildebenen (Layer) mit unabhängigen bi-cubischen Skalierern für die 2 PiP Layer (von x1/8 bis zu x8), Transparenz, Alpha-Blending, Gamma-Korrektur per Look up Tabelle und Bildebenen-Rotation unterstützt.

S1D13L03:

768K Byte embedded SRAM. Das CPU-Interface unterstützt eine indirekten 8/16-Bit-Bus.

Der eingebaute Displaybuffer ermöglicht im Fall einer Single-Buffer Architektur Displayauflösungen bis zu WVGA (800x480) bei 16bpp. Für Double-Buffer Architekturen werden Displayauflösungen bis zu 352x416 unterstützt. Per Look Up Tabelle kann eine Gamma-Korrektur vorgenommen werden. Quelle: EPSON Europe Electronics GmbH

zurück TOP